

# Politecnico di Milano

# Dip. di Elettronica, Informazione e Bioingegneria

prof. prof.

Luca Breveglieri Gerardo Pelosi prof.ssa Donatella Sciuto prof.ssa Cristina Silvano

# AXO – Architettura dei Calcolatori e Sistemi Operativi PRIMA PARTE – giovedì 29 giugno 2023

| Cognome   | Nome    |
|-----------|---------|
| Matricola | _ Firma |

### **Istruzioni**

Si scriva solo negli spazi previsti nel testo della prova e non si separino i fogli.

Per la minuta si utilizzino le pagine bianche inserite in fondo al fascicolo distribuito con il testo della prova. I fogli di minuta, se staccati, vanno consegnati intestandoli con nome e cognome.

È vietato portare con sé libri, eserciziari e appunti, nonché cellulari e altri dispositivi mobili di comunicazione. Chiunque fosse trovato in possesso di documentazione relativa al corso – anche se non strettamente attinente alle domande proposte – vedrà annullata la propria prova.

Non è possibile lasciare l'aula conservando il tema della prova in corso.

Tempo a disposizione 1 h: 30 m

## Valore indicativo di domande ed esercizi, voti parziali e voto finale:

| esercizio | 1      | (6 | punti) |  |
|-----------|--------|----|--------|--|
| esercizio | 2      | (2 | punti) |  |
| esercizio | 3      | (6 | punti) |  |
| esercizio | 4      | (2 | punti) |  |
| voto fina | ıle: ( | 16 | punti) |  |

### **CON SOLUZIONI (in corsivo)**

### esercizio n. 1 - linguaggio macchina

### traduzione da C ad assembler

Si deve tradurre in linguaggio macchina simbolico (assemblatore) **RISC-V** il frammento di programma C riportato sotto. Il modello di memoria è quello **standard RISC-V** e le variabili intere sono da **64 bit**. Non si tenti di accorpare od ottimizzare insieme istruzioni C indipendenti. Si facciano le ipotesi seguenti:

- il registro "frame pointer" fp non è in uso
- le variabili locali sono allocate nei registri, se possibile
- vanno salvati (a cura del chiamante o del chiamato, secondo il caso) solo i registri necessari
- l'allocazione delle variabili in memoria è non allineata (non c'è frammentazione di memoria)

Si chiede di svolgere i quattro punti seguenti (usando le varie tabelle predisposte nel seguito):

- 1. **Si descriva** il segmento dei dati statici indicando gli indirizzi assoluti iniziali delle variabili globali e **si traducano** in linguaggio macchina le dichiarazioni delle variabili globali.
- 2. **Si descriva** l'area di attivazione della funzione getlist, secondo il modello RISC V, e l'allocazione dei parametri e delle variabili locali della funzione getlist usando le tabelle predisposte.
- 3. Si traduca in linguaggio macchina il codice degli statement riquadrati nella funzione main.
- 4. **Si traduca** in linguaggio macchina il codice **dell'intera funzione** getlist (vedi tab. 4 strutturata).

```
/* costanti e variabili globali
                                                                * /
#define N 5
                                         /* costante da 32 bit */
typedef long long int LONG
LONG LIST [N]
LONG count
/* testata procedura ausiliaria - è una procedura foglia
                                                                * /
void getnum (LONG * ptr)
                                  /* legge un numero da input
/* funzione getlist
                                                                * /
LONG getlist (LONG * vect, LONG size) {
   LONG idx, num
   idx = 0
   num = 0
   while (idx < size) {</pre>
                         /* l'argomento è l'indirizzo di num */
      getnum (&num)
      vect [idx] = num
      idx++
   } /* while */
   return idx
  /* getlist */
                                                               */
/* programma principale
void main ( ) {
   count = getlist (LIST,
```

/\* main \*/

### **punto 1** – segmento dati statici

| contenuto<br>simbolico | indirizzo assoluto<br>iniziale (in hex) | indirizzi alti  |
|------------------------|-----------------------------------------|-----------------|
| COUNT                  | 0x 0000 0000 1000 0028                  |                 |
| LIST                   | 0x 0000 0000 1000 0000                  | indirizzi bassi |

| <b>punto 1</b> – codice della sezione dichiarativa globale (numero di righe non significativo) |         |                                                      |  |  |
|------------------------------------------------------------------------------------------------|---------|------------------------------------------------------|--|--|
|                                                                                                | . eqv   | N, 5 // costante numerica                            |  |  |
|                                                                                                | . data  | 0x 0000 0000 1000 0000 // seg. dati statici standard |  |  |
| LIST:                                                                                          | . space | 40 // varglob LIST (vettore non inizializ.)          |  |  |
| COUNT:                                                                                         | . space | 8 // varglob COUNT (64 bit non inizializ.)           |  |  |
|                                                                                                |         |                                                      |  |  |
|                                                                                                |         |                                                      |  |  |

| punto 2 – area di attivazione della funzion |                                     |                                   |
|---------------------------------------------|-------------------------------------|-----------------------------------|
| contenuto simbolico                         | spiazz. rispetto<br>a stack pointer |                                   |
| ra salvato                                  | +16                                 | indirizzi alti                    |
| s0 salvato                                  | +8                                  |                                   |
| NUM (una parola da 8 byte)                  | 0                                   | ← sp (fine area)                  |
| reg a2 (param VECT) salvato                 |                                     | max estensione<br>pila di GETLIST |
|                                             |                                     | indirizzi bassi                   |

La variabile locale NUM è acceduta per indirizzo dalla funzione getnum, dunque non può essere allocata in registro e va invece allocata in pila. La funzione getlist riutilizza l'argomento VECT (reg a2) dopo avere chiamata la funzione ausiliaria getnum, la quale ne fa uso, dunque la funzione getlist salva l'argomento in pila e lo ripristina a ogni iterazione del ciclo.

| punto 2 – allocazione dei parametri<br>e delle variabili locali di GETLIST nei registri |    |  |  |
|-----------------------------------------------------------------------------------------|----|--|--|
| parametro o variabile locale registro                                                   |    |  |  |
| vect                                                                                    | a2 |  |  |
| size                                                                                    | a3 |  |  |
| idx                                                                                     | 50 |  |  |
|                                                                                         |    |  |  |

| ı     | punto 3 – codice dello statement riquadrato in маім (num. righe non significativo) |           |                             |  |  |  |
|-------|------------------------------------------------------------------------------------|-----------|-----------------------------|--|--|--|
| // 0  | // count = getlist (LIST, N)                                                       |           |                             |  |  |  |
| MAIN: | la                                                                                 | a2, LIST  | // prepara param VECT       |  |  |  |
|       | li                                                                                 | a3, N     | // prepara param SIZE       |  |  |  |
|       | jal                                                                                | GETLIST   | // chiama funz GETLIST      |  |  |  |
|       | la                                                                                 | t0, COUNT | // carica ind varglob COUNT |  |  |  |
|       | sd                                                                                 | a0, (t0)  | // aggiorna varglob COUNT   |  |  |  |
|       |                                                                                    |           |                             |  |  |  |
|       |                                                                                    |           |                             |  |  |  |

```
punto 4 – codice della funzione GETLIST (numero di righe non significativo)
GETLIST: addi sp, sp, -24
                                 // COMPLETARE - crea area attivazione
        // direttive EQV - DA COMPLETARE
        .eqv RA, 16
                                // spi di reg ra salvato
         .eqv S0, 8
                                 // spi di reg s0 salvato
                                 // spi di varloc NUM allocata in pila
         .eqv NUM, 0
         // salvataggio registri - NON VA RIPORTATO
        // idx = 0
                                 // inizializza varloc IDX
        mv
             s0, zero
        // num = 0
        addi t0, sp, NUM
                                 // calcola ind di varloc NUM
         sd zero, (t0)
                                 // aggiorna varloc NUM
        // while (idx < size)</pre>
WHILE:
             s0, a3, ENDWHILE // se idx >= size vai a ENDWHILE
        bge
        // getnum (&num)
        addi
               sp, sp, −8
                                 // push reg a2
                                 // fine push
               a2, (sp)
         sd
                                 // prepara param PTR (= &NUM)
        addi
               a2, sp, 8
                                 // chiama proc GETNUM
        jal
               GETNUM
         1d
               a2, (sp)
                                 // pop reg a2
         addi
                                 // fine pop
               sp, sp, 8
        // vect [idx] = num
        addi t0, sp, NUM
                                 // calcola ind di varloc NUM
              t1, (t0)
         1d
                                 // carica varloc NUM
        slli t2, s0, 3
                                 // allinea indice IDX
                                 // calcola ind di elem VECT [IDX]
        add t2, a2, t2
        sd t1, (t2)
                                 // aggiorna elem VECT [IDX]
         // idx++
         addi s0, s0, 1
                                // aggiorna valoc IDX
              WHILE
                                  // torna a WHILE
ENDWHILE:// return idx
        mv a0, s0
                                 // prepara valusc
         // ripristino registri e rientro - NON VA RIPORTATO
```

### assemblaggio e collegamento

Dati i due moduli assemblatore seguenti, si compilino le tabelle (in parte già compilate) relative a:

- 1. i due moduli oggetto MAIN e LIBMATH (aggiungendo le istruzioni e gli argomenti mancanti si indichino direttamente qui i valori degli spiazzamenti nelle istruzioni autorilocanti)
- 2. le basi di rilocazione del codice e dei dati di entrambi i moduli
- 3. la tabella globale dei simboli
- 4. la tabella di impostazione del calcolo delle costanti e degli spiazzamenti di istruzione e di dato (solo i calcoli che si ritengono necessari)
- 5. la tabella del codice eseguibile



Regola generale per la compilazione di **tutte** le tabelle contenenti codice:

- espandere tutte le pseudo-istruzioni
- i codici operativi e i nomi dei registri vanno indicati in formato simbolico
- tutte le costanti numeriche all'interno del codice vanno indicate in esadecimale, con o senza prefisso 0x, e di lunghezza giusta per il codice che rappresentano
  - esempio: un'istruzione come addi t0, t0, 15 è rappresentata: addi t0, t0, 0x 00F
- nei moduli oggetto i valori numerici che non possono essere indicati poiché dipendono dalla rilocazione successiva, vanno posti a zero e avranno un valore definitivo nel codice eseguibile

### (1) – moduli oggetto

#### modulo main

dimensione testo: 24 hex (36 dec)

dimensione dati: A8 hex (168 dec)

| testo                  |                         |                              |  |  |  |
|------------------------|-------------------------|------------------------------|--|--|--|
| indirizzo<br>di parola | istruzione (COMPLETARE) |                              |  |  |  |
| 0                      | addi                    | t0, a0, 0                    |  |  |  |
| 4                      | ld                      | a2, (t0)                     |  |  |  |
| 8                      | lui                     | a3, <b>0x 0000 1</b>         |  |  |  |
| С                      | addi                    | a3, a3, <b>0x FF8</b>        |  |  |  |
| 10                     | beq                     | a0, zero, <b>0x 000</b>      |  |  |  |
| 14                     | jal                     | ra, <b>0x 0 0000</b>         |  |  |  |
| 18                     | addi                    | t1, a0, 0                    |  |  |  |
| 1C                     | beq                     | t1, a3, <i>0x FFE (= -2)</i> |  |  |  |
| 20                     | addi                    | zero, zero, 0                |  |  |  |
| 24                     |                         |                              |  |  |  |

| dati                   |                        |        |  |  |  |
|------------------------|------------------------|--------|--|--|--|
| indirizzo<br>di parola | contenuto              |        |  |  |  |
| 0                      | 0x 0000 0000 0000 0000 | (NUM)  |  |  |  |
| 8                      | non specificato        | (VECT) |  |  |  |
| Z 8                    |                        | •      |  |  |  |

# tabella dei simboli tipo può essere T(testo) oppure D(dato)

simbolo tipo valore 0x 0000 0000 0000 0000 NUM D 0x 0000 0000 0000 0008 VECT D MAIN Т 0x 0000 0000 0000 0000 FOLLOW T0x 0000 0000 0000 0018 END 0x 0000 0000 0000 0020

### tabella di rilocazione

| indirizzo<br>di parola | cod. operativo | simbolo |
|------------------------|----------------|---------|
| 10                     | beq            | MATH    |
| 14                     | jal            | MATH    |
|                        |                |         |
|                        |                |         |
|                        |                |         |

### modulo LIBMATH

dimensione testo: 18 hex (24 dec)

dimensione dati: 04 hex (4 dec)

| testo                  |                            |  |  |  |  |
|------------------------|----------------------------|--|--|--|--|
| indirizzo<br>di parola | istruzione (COMPLETARE)    |  |  |  |  |
| 0                      | beq a3, zero, 0x006 (= +6) |  |  |  |  |
| 4                      | auipc t0, 0x 0000 0        |  |  |  |  |
| 8                      | addi t0, t0, 0x 000        |  |  |  |  |
| С                      | <b>sd</b> a2, (t0)         |  |  |  |  |
| 10                     | <b>addi</b> a1, a1, 0x011  |  |  |  |  |
| 14                     | jal zero, 0x 0 0000        |  |  |  |  |
| 18                     |                            |  |  |  |  |
| 1C                     |                            |  |  |  |  |
| 20                     |                            |  |  |  |  |
| 24                     |                            |  |  |  |  |

| dati                   |    |      |      |           |  |
|------------------------|----|------|------|-----------|--|
| indirizzo<br>di parola |    |      | C    | contenuto |  |
| 0                      | 0x | 0000 | 00FF | (SHORT)   |  |
| 1                      |    |      |      | •         |  |

### tabella dei simboli

tipo può essere T(testo) oppure D(dato)

| simbolo | tipo | valore |      |      |      |      |  |  |  |
|---------|------|--------|------|------|------|------|--|--|--|
| SHORT   | D    | 0x     | 0000 | 0000 | 0000 | 0000 |  |  |  |
| MATH    | Т    | 0x     | 0000 | 0000 | 0000 | 0000 |  |  |  |
| CONT    | T    | 0x     | 0000 | 0000 | 0000 | 000C |  |  |  |
|         |      |        |      |      |      |      |  |  |  |
|         |      |        |      |      |      |      |  |  |  |

### tabella di rilocazione

| indirizzo<br>di parola | cod. operativo | simbolo |
|------------------------|----------------|---------|
| 4                      | auipc          | NUM     |
| 8                      | addi           | NUM     |
| 14                     | jal            | MAIN    |
|                        |                |         |
|                        |                |         |

| (2) – posizione in memoria dei moduli |                        |                                        |  |  |  |  |  |  |
|---------------------------------------|------------------------|----------------------------------------|--|--|--|--|--|--|
|                                       | modulo main            | modulo LIBMATH                         |  |  |  |  |  |  |
| base del testo:                       | 0x 0000 0000 0040 0000 | base del testo: 0x 0000 0000 0040 0024 |  |  |  |  |  |  |
| base dei dati:                        | 0x 0000 0000 1000 0000 | base dei dati: 0x 0000 0000 1000 00A8  |  |  |  |  |  |  |

| (3) — tabella globale dei simboli |                        |         |                        |  |  |  |  |  |  |  |
|-----------------------------------|------------------------|---------|------------------------|--|--|--|--|--|--|--|
| simbolo                           | valore finale          | simbolo | valore finale          |  |  |  |  |  |  |  |
| NUM                               | 0x 0000 0000 1000 0000 | SHORT   | 0x 0000 0000 1000 00A8 |  |  |  |  |  |  |  |
| VECT                              | 0x 0000 0000 1000 0008 | матн    | 0x 0000 0000 0040 0024 |  |  |  |  |  |  |  |
| MAIN                              | 0x 0000 0000 0040 0000 | CONT    | 0x 0000 0000 0040 0030 |  |  |  |  |  |  |  |
| FOLLOW                            | 0x 0000 0000 0040 0018 |         |                        |  |  |  |  |  |  |  |
| END                               | 0x 0000 0000 0040 0020 |         |                        |  |  |  |  |  |  |  |

### (4) tabella OPZIONALE per calcolare costanti e spiazzamenti di istruzione e di dato RIPORTARE SOLO I CALCOLI CHE SI RITENGONO NECESSARI PER COMPRENDERE LA SOLUZIONE (numero di righe non significativo)

Ш

| modulo Element                              |
|---------------------------------------------|
| <b>beq</b> %pcrel(CONT) / 2 = (0x 0000 0000 |
| 0000 000C - 0x 0000 0000 0000 0000) / 2     |
| = 0x 0000 0000 0000 000C / 2 == 0x 006      |
| (12 bit inf) - AUTORILOCANTE                |
|                                             |

**addi** %lo(TOT) = 0x 0000 0000 0000 OFF8 = Ox FF8 (12 bit inf) - vienerisolto già in fase di assemblaggio

modulo Main

pcrel(MATH) / 2 = (0x 0000)beq 0000 0000 0024 - 0x 0000 0000 0000 0010) / 2 = 0x 0000 0000 0000 0014 /2 == 0x 00A (12 bit inf)

jal pcrel(MATH) / 2 = (0x 0000 0000)0040 0024 - 0x 0000 0000 0040 0014) / 2 = 0x 0000 0000 0000 0010 / 2 = 0x 00008 (20 bit inf)

%pcrel(FOLLOW) / 2 = (0x 0000)beg 0000 0000 0018 - 0x 0000 0000 0000 001C) / 2 = 0x FFFF FFFF FFFF FFFC / 2 == 0x FFE (12 bit inf) - AUTORILOCANTE

modulo LIBMATH

**auipc** %pcrel hi(NUM) = 0x 0000 0000  $1000 \ 0000 - 0x \ 0000 \ 0000 \ 0040 \ 0028 = 0x$ 0000 0000 0FBF FFD8 = 0x 0FC0 0 (20 bit sup + delta[11] che qui vale 1)

**addi** %pcrel lo(NUM) = 0x 0000 0000  $1000\ 0000\ -\ 0x\ 0000\ 0000\ 0040\ 0028\ =\ 0x$ 0000 0000 0FBF FFD8 = 0x FD8 (12 bit inf)

pcrel(MAIN) / 2 = (0x 0000 0000)jal  $0040\ 000000 - x\ 00000\ 0000\ 0040\ 0038)$  / 2 = 0x FFFF FFFF FFFF FFC8 / 2 = 0x F FFE4 (20 bit inf)

# NELLA TABELLA DEL CODICE ESEGUIBILE SI CHIEDONO SOLO LE ISTRUZIONI DEI MODULI MAIN E LIBGCC CHE ANDRANNO COLLOCATE AGLI INDIRIZZI SPECIFICATI

| (5) - codice eseguibile |       |                                                             |     |  |  |  |  |  |  |  |
|-------------------------|-------|-------------------------------------------------------------|-----|--|--|--|--|--|--|--|
| testo                   |       |                                                             |     |  |  |  |  |  |  |  |
| indirizzo (hex)         |       | codice (con codici operativi e registri in forma simbolica) |     |  |  |  |  |  |  |  |
| •••                     |       |                                                             |     |  |  |  |  |  |  |  |
| 8                       | lui   | a3, <b>0x 0000 1</b> // MAIN: <b>1i</b> TOT                 |     |  |  |  |  |  |  |  |
| С                       | addi  | a3, a3, <b>0x FF8</b> // MAIN: <b>1i</b> TOT                |     |  |  |  |  |  |  |  |
| 10                      | beq   | a0, zero, <b>0x 00A</b> // MAIN: <b>beq</b> MATH            |     |  |  |  |  |  |  |  |
| 14                      | jal   | ra, <b>0x 0 0008</b> // MAIN: <b>jal</b> MATH               |     |  |  |  |  |  |  |  |
| •••                     |       |                                                             |     |  |  |  |  |  |  |  |
| 1C                      | beq   | t1, a3, Ox FFE // MAIN: beq FOLLO                           | ЭW  |  |  |  |  |  |  |  |
| •••                     |       |                                                             |     |  |  |  |  |  |  |  |
| 24                      | beq   | a3, zero, 0x 006 // LIBMATH: beq Co                         | ONT |  |  |  |  |  |  |  |
| 28                      | auipc | t0, 0x 0FC0 0 // LIBMATH: la NUN                            | И   |  |  |  |  |  |  |  |
| 2C                      | addi  | t0, t0, <b>0x FD8</b> // LIBMATH: <b>la</b> NUN             | M   |  |  |  |  |  |  |  |
| •••                     | •••   |                                                             |     |  |  |  |  |  |  |  |
| 38                      | jal   | zero, <b>0x F FFE4</b> // LIBMATH: <b>j</b> MAII            | V   |  |  |  |  |  |  |  |
| •••                     | •••   |                                                             |     |  |  |  |  |  |  |  |

### esercizio n. 2 – logica digitale

Sia dato il circuito sequenziale con 2 ingressi I1 e I2 descritto dalle equazioni logiche seguenti:

$$D1 = not (I1 xor I2)$$

$$D2 = (not Q1)$$
 and  $(Q2 or I2)$ 

$$U = Q1$$
 and not  $I1$ 

Il circuito è composto dai **due** bistabili master / slave di tipo D (D1, Q1) e (D2, Q2), con Di ingresso del bistabile e Qi stato / uscita del bistabile.

Si chiede di completare il diagramma temporale riportato qui sotto. Si noti che:

- si devono trascurare completamente i ritardi di propagazione delle porte logiche AND e OR, e i ritardi di commutazione dei bistabili
- i bistabili sono di tipo master-slave con uscita che commuta sul fronte di discesa del clock



### esercizio n. 3 – microarchitettura del processore pipeline

### prima parte - pipeline e segnali di controllo

Sono dati il seguente frammento di codice **macchina RISC** V (simbolico), che inizia l'esecuzione all'indirizzo indicato, e i valori iniziali per alcuni registri e parole di memoria – **notazione:**  $0^4 = 0000$ , e così via.

|    |    | ndirizz<br>x a 64 |      |      | cod | ice RISC V   |
|----|----|-------------------|------|------|-----|--------------|
| 04 | 04 | 0040              | 0800 | ld   | t1, | 0x 08B(\$t0) |
| 04 | 04 | 0040              | 0804 | addi | t2, | t3, 32       |
| 04 | 04 | 0040              | 0808 | sd   | t3, | 0x 0AB(\$t0) |
| 04 | 04 | 0040              | 080C | add  | t4, | t1, t3       |
| 04 | 04 | 0040              | 0810 | beq  | t0, | t2, 0x 020   |
| 04 | 04 | 0040              | 0814 |      |     |              |
|    |    |                   |      |      |     |              |
|    |    |                   |      |      |     |              |
|    |    |                   |      |      |     |              |

| registro        | contenuto iniziale<br>hex a 64 bit |
|-----------------|------------------------------------|
| t0              | 04 04 1001 4021                    |
| t1              | 04 04 0001 CCCC                    |
| t2              | 04 04 0001 80AA                    |
| t3              | 04 04 0010 800A                    |
| memoria         | contenuto iniziale<br>hex a 64 bit |
| 04 04 1001 4004 | 04 04 1234 AA00                    |
| 04 04 1001 4008 | 04 04 1001 1B1B                    |
| 04 04 1001 40AC | 04 04 1001 1A1A<br>(t1 finale)     |
| 04 04 1001 40CC | 04 04 1001 FFCC                    |

La pipeline è ottimizzata per la gestione dei conflitti di controllo, e si consideri il **ciclo di clock 5** in cui l'esecuzione delle istruzioni nei vari stadi è la seguente:

|            |          |    | ciclo di clock |    |     |     |     |     |     |    |    |    |
|------------|----------|----|----------------|----|-----|-----|-----|-----|-----|----|----|----|
|            |          | 1  | 2              | 3  | 4   | 5   | 6   | 7   | 8   | 9  | 10 | 11 |
| <u>s</u> . | 1 – ld   | IF | ID             | EX | MEM | WB  |     |     |     |    |    |    |
| istruzione | 2 – addi |    | IF             | ID | EX  | MEM | WB  |     |     |    |    |    |
| ion        | 3 – sd   |    |                | IF | ID  | EX  | MEM | WB  |     |    |    |    |
| æ          | 4 - add  |    |                |    | IF  | ID  | EX  | MEM | WB  |    |    |    |
|            | 5 - beq  |    |                |    |     | IF  | ID  | EX  | MEM | WB |    |    |

**1) Calcolare** il valore dell'indirizzo di memoria dati nell'istruzione *ld* (load):

1001 4021 + 0000 008B = 1001 40AC\_

**2)** Calcolare il valore del risultato (t3 + 32) dell'istruzione *addi* (addizione con immediato):

0010 800A + 0000 0020 = 0010 802A (t2 finale) \_\_\_\_\_

**3) Calcolare** il valore dell'indirizzo di memoria dati nell'istruzione *sd* (store):

1001 4021 + 0000 00AB = 1001 40CC\_\_\_\_\_

**4) Calcolare** il valore dell'indirizzo di destinazione del salto (si ricorda che l'offset specificato nella *beq* è a mezza parola):

 $0040\ 0810\ +\ 0000\ 0020\ \times\ 2\ =\ 0040\ 0850$ 

### Completare le tabelle.

I campi di tipo *Istruzione* e *NumeroRegistro* possono essere indicati in forma simbolica, tutti gli altri in esadecimale (prefisso 0x implicito). Utilizzare **n.d.** se il valore non può essere determinato. N.B.: <u>tutti</u> i campi vanno completati con valori simbolici o numerici, tranne quelli precompilati con \*\*\*\*\*\*\*.

| segnali all'ingresso dei registri di interstadio                    |                                         |                                         |                                         |  |  |  |  |  |  |
|---------------------------------------------------------------------|-----------------------------------------|-----------------------------------------|-----------------------------------------|--|--|--|--|--|--|
| (subito prima del fronte di SALITA del clock ciclo $oldsymbol{5}$ ) |                                         |                                         |                                         |  |  |  |  |  |  |
| IF                                                                  | ID                                      | ID EX                                   |                                         |  |  |  |  |  |  |
| (beq)                                                               | (add)                                   | (sd)                                    | (addi)                                  |  |  |  |  |  |  |
| registro IF/ID                                                      | registro ID/EX                          | registro EX/MEM                         | registro MEM/WB                         |  |  |  |  |  |  |
|                                                                     | .WB.MemtoReg                            | .WB.MemtoReg                            | .WB.MemtoReg                            |  |  |  |  |  |  |
|                                                                     | 0                                       | X                                       | 0                                       |  |  |  |  |  |  |
|                                                                     | .WB.RegWrite                            | .WB.RegWrite                            | .WB.RegWrite                            |  |  |  |  |  |  |
|                                                                     | 1                                       | 0                                       | 1                                       |  |  |  |  |  |  |
|                                                                     | .M.MemWrite                             | .M.MemWrite                             |                                         |  |  |  |  |  |  |
|                                                                     | 0                                       | 1                                       |                                         |  |  |  |  |  |  |
|                                                                     | .M.MemRead                              | .M.MemRead                              |                                         |  |  |  |  |  |  |
|                                                                     | 0                                       | 0                                       |                                         |  |  |  |  |  |  |
|                                                                     | .M.Branch                               | .M.Branch                               |                                         |  |  |  |  |  |  |
|                                                                     | 0                                       | 0                                       |                                         |  |  |  |  |  |  |
| .PC                                                                 | .PC                                     | .PC                                     |                                         |  |  |  |  |  |  |
| 0 <sup>4</sup> 0 <sup>4</sup> 0040 0810                             | 0 <sup>4</sup> 0 <sup>4</sup> 0040 080C | ******                                  |                                         |  |  |  |  |  |  |
| .istruzione                                                         | .(Rs1) <i>(t1) finale</i>               |                                         |                                         |  |  |  |  |  |  |
| beq                                                                 | 0 <sup>4</sup> 0 <sup>4</sup> 1001 1A1A |                                         |                                         |  |  |  |  |  |  |
|                                                                     | .(Rs2) <i>(t3)</i>                      | .(Rs2) <i>(t3)</i>                      |                                         |  |  |  |  |  |  |
|                                                                     | 0 <sup>4</sup> 0 <sup>4</sup> 0010 800A | 0 <sup>4</sup> 0 <sup>4</sup> 0010 800A |                                         |  |  |  |  |  |  |
|                                                                     | .Rd                                     | .Rd                                     | .Rd                                     |  |  |  |  |  |  |
|                                                                     | t4 1D                                   | ******                                  | t2 07                                   |  |  |  |  |  |  |
|                                                                     | .imm/offset est. 64-bit                 | .ALU_out <i>ind mem sd</i>              | .ALU_out <i>(t2) finale</i>             |  |  |  |  |  |  |
|                                                                     | *********                               | 0 <sup>4</sup> 0 <sup>4</sup> 1001 40CC | 0 <sup>4</sup> 0 <sup>4</sup> 0010 802A |  |  |  |  |  |  |
|                                                                     | .EX.ALUSrc                              | .Zero                                   | .DatoLetto                              |  |  |  |  |  |  |
|                                                                     | 0                                       | ******                                  | ******                                  |  |  |  |  |  |  |

| segnali relativi al RF (subito prima del fronte di DISCESA interno al ciclo di clock – ciclo <b>5</b> ) |                                                                     |                                                                  |  |  |  |  |  |  |
|---------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|------------------------------------------------------------------|--|--|--|--|--|--|
| RF.RegLettura1<br>t1 add                                                                                | RF.DatoLetto1 04 04 0001 CCCC (t1) iniz.                            | RF.RegScrittura<br>t1 ld                                         |  |  |  |  |  |  |
| RF.RegLettura2<br>t3 add                                                                                | RF.DatoLetto2<br>0 <sup>4</sup> 0 <sup>4</sup> 0010 800A (t3) iniz. | RF.DatoScritto 0 <sup>4</sup> 0 <sup>4</sup> 1001 1A1A (t1) fin. |  |  |  |  |  |  |
| segnali relativi al RF (subit                                                                           | o prima del fronte di DISCESA in                                    | terno al ciclo di clock – ciclo <b>6</b> )                       |  |  |  |  |  |  |
| RF.RegLettura1  t0 beq                                                                                  | RF.DatoLetto1 04 04 1001 4021 (t0) iniz.                            | RF.RegScrittura<br><i>t2</i> addi                                |  |  |  |  |  |  |
| RF.RegLettura2<br>t2 beg                                                                                | RF.DatoLetto2<br>0 <sup>4</sup> 0 <sup>4</sup> 0001 80AA (t2) iniz. | RF.DatoScritto 04 04 0010 802A (t2) fin.                         |  |  |  |  |  |  |

### seconda parte – gestione di conflitti e stalli

Si consideri la sequenza di istruzioni sotto riportata eseguita in modalità pipeline:

#### ciclo di clock

|   |     | istruzione     | 1  | 2              | 3              | 4          | 5       | 6                 | 7              | 8              | 9  | 10 |
|---|-----|----------------|----|----------------|----------------|------------|---------|-------------------|----------------|----------------|----|----|
| 1 | ld  | t1, 0x 140(t0) | IF | ID<br><i>0</i> | EX             | MEM        | WB<br>1 |                   |                |                |    |    |
| 2 | ld  | t2, 0x A1A(t0) |    | IF             | ID<br><i>0</i> | EX         | MEM     | WB<br>2           |                |                |    |    |
| 3 | add | t3, t1, t2     |    |                | IF             | ID<br>1, 2 | EX      | MEM               | WB<br><i>3</i> |                |    |    |
| 4 | add | t4, t3, t3     |    |                |                | IF         | ID<br>3 | EX                | MEM            | WB<br><b>4</b> |    |    |
| 5 | sd  | t4, 0x 0CC(t0) |    |                |                |            | IF      | ID<br><i>0, 4</i> | EX             | MEM            | WB |    |

### punto 1

- a. Definire tutte le dipendenze di dato completando la tabella 1 della pagina successiva (colonne "punto 1a") indicando quali generano un conflitto, e per ognuna di queste quanti stalli sarebbero necessari per risolvere tale conflitto (stalli teorici), considerando la pipeline senza percorsi di propagazione.
- b. Disegnare in **diagramma A** il diagramma temporale della pipeline senza propagazione di dato, con gli stalli **effettivamente** risultanti, e riportare il loro numero in **tabella 1** (colonne "*punto 1b*").

### diagramma A

|          |   | 1  | 2      | 3       | 4           | 5           | 6          | 7           | 8           | 9         | 10          | 11          | 12         | 13 | 14 | 15 |
|----------|---|----|--------|---------|-------------|-------------|------------|-------------|-------------|-----------|-------------|-------------|------------|----|----|----|
| 1.ld t1  |   | IF | D<br>0 | EX      | M           | WB<br>(1)   |            |             |             |           |             |             |            |    |    |    |
| 2.1d t2  |   |    | IF     | ID<br>0 | EX          | М           | WB<br>(2)  |             |             |           |             |             |            |    |    |    |
| 3.add t3 | 1 |    |        | IF      | ID<br>stall | ID<br>stall | ID<br>1, 2 | EX          | М           | WB<br>(3) |             |             |            |    |    |    |
| 4.add t4 | : |    |        |         | IF<br>stall | IF<br>stall | IF         | ID<br>stall | ID<br>stall | ID<br>3   | EX          | М           | WB<br>(4)  |    |    |    |
| 5.sd t4  |   |    |        |         |             |             |            | IF<br>stall | IF<br>stall | IF        | ID<br>stall | ID<br>stall | ID<br>0, 4 | EX | М  | WB |

### punto 2

Si faccia l'ipotesi che la pipeline sia **ottimizzata** e dotata dei seguenti percorsi di propagazione: **EX / EX, MEM / EX** e **MEM / MEM**:

- a. Disegnare in **diagramma A** il diagramma temporale della pipeline, indicando **i percorsi di propagazione** che devono essere attivati per risolvere i conflitti e gli eventuali **stalli** da inserire affinché la propagazione sia efficace.
- b. Indicare in **tabella 1** le dipendenze, i percorsi di propagazione attivati con gli stalli associati, e il ciclo di clock nel quale sono attivi i percorsi di propagazione.

### diagramma A

|          | 1  | 2       | 3       | 4           | 5         | 6         | 7          | 8         | 9         | 10 | 11 | 12 | 13 | 14 | 15 |
|----------|----|---------|---------|-------------|-----------|-----------|------------|-----------|-----------|----|----|----|----|----|----|
| 1.ld t1  | IF | ID<br>0 | EX      | M<br>(1)    | WB<br>1   |           |            |           |           |    |    |    |    |    |    |
| 2.1d t2  |    | IF      | ID<br>0 | EX          | M<br>(2)  | WB<br>(2) |            |           |           |    |    |    |    |    |    |
| 3.add t3 |    |         | IF      | ID<br>stall | ID<br>1,2 | EX (3)    | M<br>(3)   | WB<br>(3) |           |    |    |    |    |    |    |
| 4.add t4 |    |         |         | IF<br>stall | IF        | ID<br>3   | EX (4)     | M<br>(4)  | WB<br>(4) |    |    |    |    |    |    |
| 5.sd t4  |    |         |         |             |           | IF        | ID<br>0. 4 | EX        | М         | WB |    |    |    |    |    |

### Tabella 1

|                  | punto 1a                        |                       |                      |                      |   |  |  |  |  |  |  |  |
|------------------|---------------------------------|-----------------------|----------------------|----------------------|---|--|--|--|--|--|--|--|
| N°<br>istruzione | N° istruzione<br>da cui dipende | registro<br>coinvolto | conflitto<br>(si/no) | N° stalli<br>teorici | ! |  |  |  |  |  |  |  |
| 3                | 1                               | <i>t1</i>             | si                   | 1                    |   |  |  |  |  |  |  |  |
| 3                | 2                               | <i>t2</i>             | si                   | 2                    |   |  |  |  |  |  |  |  |
| 4                | 3                               | t3                    | si                   | 2                    |   |  |  |  |  |  |  |  |
| 5                | 4                               | <i>t4</i>             | si                   | 2                    |   |  |  |  |  |  |  |  |
|                  |                                 |                       |                      |                      |   |  |  |  |  |  |  |  |
|                  |                                 |                       |                      |                      |   |  |  |  |  |  |  |  |

| punto 1b               |  |  |  |  |  |  |  |  |  |
|------------------------|--|--|--|--|--|--|--|--|--|
| N° stalli<br>effettivi |  |  |  |  |  |  |  |  |  |
| 1                      |  |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |  |
|                        |  |  |  |  |  |  |  |  |  |
|                        |  |  |  |  |  |  |  |  |  |

| punto <b>2b</b>                      |                                                  |  |  |  |  |  |  |  |  |  |  |
|--------------------------------------|--------------------------------------------------|--|--|--|--|--|--|--|--|--|--|
| stalli + percorso<br>di propagazione | ciclo di clock<br>in cui è attivo<br>il percorso |  |  |  |  |  |  |  |  |  |  |
| assorbito                            | -                                                |  |  |  |  |  |  |  |  |  |  |
| 1 stallo + MEM / EX                  | 6                                                |  |  |  |  |  |  |  |  |  |  |
| EX / EX                              | 7                                                |  |  |  |  |  |  |  |  |  |  |
| EX / EX                              | 8                                                |  |  |  |  |  |  |  |  |  |  |
|                                      |                                                  |  |  |  |  |  |  |  |  |  |  |
|                                      |                                                  |  |  |  |  |  |  |  |  |  |  |

### esercizio n. 4 - memoria cache

### prima parte - dimensionamento

Si consideri un sistema di memoria così costituito: mem. centrale + cache istruzioni + cache dati. Il sistema è caratterizzato dalle dimensioni sequenti:

memoria centrale da 4 K parole

memoria cache **istruzioni** da **512 parole** a **indirizzamento diretto** (direct mapped) ogni blocco di cache istruzioni contiene **256 parole** 

memoria cache **dati** da **1 K parole completamente associativa** (fully associative) ogni blocco di cache dati contiene **512 parole** 

Si indichi la struttura degli indirizzi per la memoria cache istruzioni e per quella dati.

### soluzione

memoria centrale: indirizzo di 12 bit

memoria cache istruzioni: indirizzo di 9 bit

memoria cache dati: indirizzo di **10** bit

cache istruzioni a indirizzamento diretto

8 bit per la parola nel blocco

1 bit per l'indice di blocco nella cache

3 bit di etichetta

cache dati completamente associativa

- 9 bit per la parola nel blocco
- 3 bit di etichetta

### seconda parte – simulazione

Si riprenda il sistema di memoria descritto e dimensionato come prima. **Si chiede** di completare la tabella di simulazione data sotto.

Note per compilare la tabella di simulazione:

- ➤ in ciascuna cache (istruzioni e dati) ci sono due posizioni (o blocchi), indicate con A e B, che rappresentano i due alloggiamenti di cui dispone ciascuna cache per contenere blocchi di istruzioni o di dati, rispettivamente
- in indirizzo è indicato l'indirizzo a cui si riferisce l'operazione di memoria (prelievo o accesso a dato)
- in <u>cache</u> è indicata la memoria cache interessata dall'operazione: per il prelievo di istruzione è la cache istruzioni, indicata con **I**; per l'accesso a dato è la cache dati, indicata con **D**
- in <u>esito</u> va scritto **H** se è hit (successo), oppure **M** se è miss (fallimento) e bisogna caricare il blocco
- > in valido va scritto il bit di validità della posizione di cache: 1 se valida oppure 0 se invalida
- > in etichetta va scritta l'etichetta del blocco, denotata in binario con il numero di bit stabilito dal dimensionamento
- in <u>blocco</u> va scritto il numero del blocco di memoria centrale a cui si accede in cache o che viene caricato in essa; tale numero va denotato in decimale
- in <u>azione</u> va scritto se è accesso o caricamento, con il blocco di memoria e la posizione di cache coinvolti

|       |                |       |       | cac         | he is      | truz      | ioni   |             | cache dati |        |           | i      |           |                                                |
|-------|----------------|-------|-------|-------------|------------|-----------|--------|-------------|------------|--------|-----------|--------|-----------|------------------------------------------------|
|       |                |       |       | posizione A |            |           |        | posizione B |            |        | zione A   | posi   |           |                                                |
| passo | indirizzo      | cache | esito | valido      | etichetta  | blocco    | valido | etichetta   | plocco     | valido | etichetta | valido | etichetta | azione                                         |
|       |                |       |       | 0           | _          | _         | 1      | 101         | 11         | 1      | 010       | 1      | 111       | situazione iniziale                            |
| 1     | 1011 1111 1000 | I     | Н     |             |            |           | 1      | 101         | 11         |        |           |        |           | accedi a blocco 11<br>in posizione B           |
| 2     | 1100 0110 0000 | I     | Μ     | 1           | 110        | <i>12</i> |        |             |            |        |           |        |           | carica blocco 12<br>in pos. A – poi accedi     |
| 3     | 0101 0010 1100 | D     | Н     |             |            |           |        |             |            | 1      | 010       |        |           | accedi a blocco 2<br>in posizione A            |
| 4     | 1100 0010 0001 | I     | Н     | 1           | <i>110</i> | <i>12</i> |        |             |            |        |           |        |           | accedi a blocco 12<br>in posizione A           |
| 5     | 0101 0011 0101 | D     | Н     |             |            |           |        |             |            | 1      | 010       |        |           | accedi a blocco 2<br>in posizione A            |
| 6     | 0110 1010 0101 | D     | М     |             |            |           |        |             |            |        |           | 1      | 011       | LRU: carica blocco 3<br>in pos. B – poi accedi |